热门关键词:  爆珠  细支  烟草  细支烟  万宝路  黑魔鬼香烟
您的位置: 主页 > 产品咨询 > 经验网 > Sisi技术设计软件112G以太网PHY IP已被证实在5纳米

Sisi技术设计软件112G以太网PHY IP已被证实在5纳米

作者:a123456时间:2021-02-22 17:43 次浏览

Synopsys,Inc .(纳斯达克代码:SNPS)近日宣布,DesignWare 112G EthernetPHY IP已获得5nm FinFET工艺的硅认证,在性能、功耗、面积等方面具有显著优势。由于DesignWare 112G以太网PHY的面积效率,开发人员可以使用布局感知IP内核来优化高密度片上系统(SoC),并通过在芯片的四个角堆叠和布局来最大化边缘带宽。为了提高性能,DesignWare 112G PHY在大于40dB的信道中进行前向纠错后,误码率为零,节能效果低于5 pJ/bit。思思科技全面的112G以太网PHY解决方案结合了自身的布线可行性研究、封装基板指南、信号和电源完整性模型以及深入的串扰分析,可以实现快速可靠的SoC集成。DesignWare 112G以太网PHY是新思科技面向高性能云计算应用的全面IP产品组合的一部分,此外,它还包括广泛使用的协议,如PCI Express、DDR、HBM、Die-to-Die、CXL和CCIX。“20多年来,思思科技一直是行业内可靠的IP供应商,致力于为开发者提供高速SerDes IP最先进的流程和丰富的功能,帮助开发者获得市场竞争优势。DesignWare 112G以太网PHY IP解决方案采用5纳米FinFET工艺,具有独特的性能、能耗和面积,可以极大地增强开发人员的能力,显著降低他们的集成风险,并更快地取得成功。”思思科技是一家为芯片设计提供高质量硅验证IP核解决方案的供应商。DesignWare IP核心组合包括逻辑库、嵌入式内存、嵌入式测试、模拟IP、有线和无线接口IP、安全IP、嵌入式处理器和子系统。为了加速原型设计、软件开发和将IP集成到芯片中,思思科技的“IP加速计划”提供了IP原型设计套件、IP软件开发套件和IP子系统。对IP核心质量的广泛投入、全面的技术支持和强大的IP开发方法,使设计人员能够降低集成风险,加快上市时间。有关DesignWare IP核心的详细信息,请访问。Synopsys公司(纳斯达克代码:SNPS)是许多创新公司的硅到软件(“芯片到软件”)合作伙伴,致力于开发我们每天都依赖的电子产品和软件应用。作为S&SP 500强中的一员,信思科技长期处于全球电子设计自动化(EDA)和半导体IP行业的领先地位,提供行业内最广泛的应用安全测试工具和服务组合。无论您是制造先进半导体的片上系统(SoC)的设计师,还是编写要求更高安全性和质量的应用程序的软件开发人员,Sisi Technology都可以提供您的创新产品所需的解决方案。

【免责声明】本文仅代表作者本人观点,与CTI论坛无关。CTI论坛对文本中的声明和意见保持中立,不对所包含内容的准确性、可靠性或完整性提供任何明示或暗示的保证。请读者参考,仅供参考,并承担全部责任。

鑫思科技交付了业界首款符合PCIe5.0和CXL2.0规范的完整性和数据加密安全IP核心模块

思思科技被Forrester Wave评为软件组合分析解决方案的领导者

2021中国呼叫中心与企业通信会议4月15日,中国北京.[详情]

备受业界关注的2020中国呼叫中心与企业通信大会将于7月9日举行.[详细信息]

返回列表 本文标签: 经验网
XML地图

友情链接: